Faculty of Electrical Engineering - Trzaska 25 - 1000 Ljubljana - Slovenia

Laboratory for Integrated Circuit Design

Phone: +386 1 4768 351

Predmeti

1. stopnja

2. stopnja

3. stopnja

Dodiplomski (stari)

Podiplomski (stari)

Izpiti in diplome

Načrtovanje digitalnih elektronskih sistemov

Magistrski študij elektrotehnike

Osnove jezika VHDL | Programska oprema

Vsebina

Predstavitev tehnoloških izvedb sistema v integriranem vezju in osnovnih gradnikov. Potek načrtovanja sistema za izvedbo v integriranem vezju: opis delovanja na nivoju RTL, delitev na krmilno logiko in logiko za obdelavo podatkov, izvedba in integracija obeh delov. Modeliranje vezij v strojno-opisnem jeziku VHDL. Predstavitev zgradbe programirljivih vezij in pregled aktualnih družin vezij FPGA. Predstavitev vgrajenih IP (Intellectual Property) jeder: procesorji, pomnilniki, komunikacijske enote. Uporaba mehkih procesorskih jeder v programirljivih vezjih. Pomnilniške strukture: princip delovanja in izvedba. Komunikacija med gradniki v sistemu: I2C, CAN, LIN, USB, PCI. Višjenivojsko modeliranje sistemov, hkratno načrtovanje strojne in programske opreme. Primeri načrtovanja vezij in sistemov: izvedba algoritma za šifriranje podatkov, načrtovanje LIN vmesnika, praktična izvedba sistema za zajem podatkov z VGA prikazovalnikom. Predstavitev različnih metrik pri načrtovanju digitalnih elektronskih vezij in načini optimizacije sistema.

Izpitni roki

po dogovoru s prof. A. Žemva

Literatura

  1. Vahid, F., Givargis, T., Embedded System Design: A Unified Hardware/Software Introduction, John Wiley & Sons, Inc., 2002,
  2. Jerraya, A.A., Wolf, W., Multiprocessors Systems-on-Chip, Morgan Kaufmann Publishers, 2005,
  3. Rowen, C., Engineering the Complex SoC, Prentice Hall, 2004,
  4. A. Trost: "Načrtovanje digitalnih vezij v jeziku VHDL", založba FE/FRI, izid: nobember 2007

Gradiva

Laboratorijske vaje

Uvodna laboratorijska vaja bo v ponedeljek 11.1 in torek 12.1.2010 od 17h00-19h30 v LRNV.

Uvodna vaja 2009/2010:

Laboratorijski projekt 2009/2010: NDES_Lab_proj.pdf

(c) LNIV 2009