Faculty of Electrical Engineering - Trzaska 25 - 1000 Ljubljana - Slovenia

Laboratory for Integrated Circuit Design

Phone: +386 1 4768 351

Predmeti

1. stopnja

2. stopnja

3. stopnja

Dodiplomski (stari)

Podiplomski (stari)

Projekti in diplome

Laboratorijski študentski projekti

Študente elektronike vabimo, da se že med študijem vključijo v študentske projekte, ki se izvajajo v Laboratoriju za načrtovanje integriranih vezij. Predlagane teme:

  1. Virtualni inštrumenti: razvoj HW sklopov za Red Pitayo
    • naloge: razvoj vmesnikov in testnih struktur
    • orodja: brezplačna - Xilinx Vivado, Linux, GCC
    • jeziki: VHDL, C / C++, HTML, Javascript
  2. Strojni vid na FPGA: razvoj aplikacij s področja obdelave video signalov na vezjih FPGA (VHDL)
    • naloge: razvoj algoritmov in aplikacij na FPGA
    • orodja: licenčna - Xilinx Vivado in ISE System Edition, Matlab in Simulink
    • jeziki: VHDL, C, Javascript, Matlab
    • status: nekaj zaključenih diplom, predlogi novih projektov

Zakaj bi sodeloval?

V rednem študijskem programu je na voljo le omejeno število ur za praktično delo in projekte. Bolonjski študij prve stopnje se na univerzitetni smeri zaključi brez prakse in diplome, kar pomeni tudi brez potrebnih izkušenj za delo v nekem razvojnem podjetju. S sodelovanjem pri študentskem projektu pridobite dragocena znanja, ki vam bodo koristila pri nadalnjem študiju in iskanju zaposlitve. Rezultate dela v laboratoriju na koncu študijskega leta spravimo na papir in jih v jeseni predstavimo na Elektrotehniški in računalniški konferenci (ERK).

Kdo je vabljen?

Študenti vseh letnikov, ki vas zanima elektronika, še posebej razvoj digitalnih sistemov.

Kako poteka delo?

Ko se prvič oglasite se dogovorimo za mentorstvo na izbrani temi in konkretno nalogo. S posamezno temo projekta se običajno ukvarja več študentov. Na delo ali posvet prihajate kadar imate čas: pred ali po predavanjih in vajah. V Laboratoriju je vedno na voljo nekaj računalniških delovnih mest ter vsa strojna in merilna oprema. Delo na študentskem projektu je brez obveznosti, tempo prilagajamo sposobnostim in obremenitvi posameznika.

(c) LNIV 2014